



#### Universidade Federal de Roraima Centro de Ciência e Tecnologia Departamento de Ciência da Computação

Alunos: João Paulo Ramos, Karen Giovanna Furtado Melo.

Disciplina: Arquitetura e Organização de Computadores

Professor: Herbert Oliveira Rocha

Semestre: ERE 2020.2

18 de maio de 2021 Boa Vista - RR





## Processador Split



#### **Detalhes do Processador Split**



Arquitetura de 8 bits, feito com base no processador MIPS.

Todas suas operações são realizadas utilizando números inteiros.



#### Processador Split Formato das Instruções



|        | Operações do Tipo R |        |
|--------|---------------------|--------|
| Opcode | Reg1                | Reg2   |
| 4 bits | 2 bits              | 2 bits |
| 7 - 4  | 3 - 2               | 1 - 0  |
|        | Operações do Tipo I |        |
| Opcode | Reg1                | Reg2   |
| 4 bits | 2 bits              | 2 bits |
| 7 - 4  | 3 - 2               | 1 - 0  |
|        | Operações do Tipo J |        |
| Opcode | Ende                | reço   |
| 4 bits | 4 t                 | vits   |
| 7 - 4  | 3 - 0               |        |



### Processador Split Conjunto de instruções



| Opcode | Nome | Formato | Breve Descrição          | Exemplo                         |
|--------|------|---------|--------------------------|---------------------------------|
| 0000   | add  | R       | Soma                     | add \$s0 \$s1                   |
| 0001   | sub  | R       | Subtração                | sub \$s0 \$s1                   |
| 0010   | mult | R       | Multiplicação            | mult \$s0 \$s1                  |
| 0011   | lw   | 1       | Load Word                | lw \$s0 (memória00)             |
| 0100   | SW   | I       | Store Word               | sw \$s0 (memória00)             |
| 0101   | li   | 1       | Load Immediate           | li \$s0 1                       |
| 0110   | beq  | J       | Desvio Condicional       | beq endereço                    |
| 0111   | bne  | J       | Desvio Condicional       | bne endereço                    |
| 1000   | J    | J       | Desvio Incondicional     | J endereço(0000)                |
| 1001   | If   | R       | Comparação para<br>salto | if \$s0 \$s1<br>if \$s0 == \$s1 |



#### Processador Split RTL Viewer do Processador







# Processador Split Datapath do Processador







#### Processador Split Multiplicação



```
architecture comportamento ula of ula is
   signal entrada_temp_if : std_logic; -- Variável temporária para o ifVetor de 16 bits para armazenar o resultado
    signal result mult : std logic vector(15 downto 0);
    begin
        process(clock_ula)
               begin
            case entrada_ula_op is
               when "0000" => -- add
                    resultado ula <= entrada dado lido1 + entrada dado lido2;
               when "0001" => -- sub
                    resultado_ula <= entrada_dado_lido1 - entrada_dado_lido2;
               when "0010" => -- mult
                   result mult <= entrada_dado_lido1 * entrada_dado_lido2;</pre>
                    if result mult(8) = '1' or result mult(9) = '1' or result mult(10) = '1' or result mult(11) = '1' or result mult(12) =
                       resultado_ula <= result_mult(7 downto 0);</pre>
                    end if;
               when "0011" => -- Load Word
                    resultado ula <= entrada dado lido1;
```



# Processador Split Multiplicação



```
when "0010" => -- mult
    result_mult <= entrada_dado_lido1 * entrada_dado_lido2;
    if result_mult(8) = '1' or result_mult(9) = '1' or result_mult(10) = '1' or result_mult(11) = '1'
    or result_mult(12) = '1' or result_mult(13) = '1' or result_mult(14) = '1' or result_mult(15) = '1' then
    else
        resultado_ula <= result_mult(7 downto 0);
    end if;</pre>
```

Como não é possível representar um número maior que 256 com apenas 8 bits, então nós fizemos um tratamento para verificar se houve um overflow na multiplicação.

Se ocorrer, o resultado é ignorado, caso contrário é passado para a saída da ULA apenas os 8 bits mais significantes do vetor.



# Processador Split if beq e bne



```
when "1001" => -- if beg e bne
    if entrada_dado_lido1 = entrada_dado_lido2 then
        entrada_temp_if <= '1';</pre>
    else
        entrada_temp_if <= '0';</pre>
    end if;
when "0110" => -- breach if equal
    if entrada_temp_if = '1' then
        zero <= '1';
    else
        zero <= '0';
    end if;
when "0111" => -- breach if not equal
    if entrada_temp_if = '0' then
        zero <= '1';
    else
        zero <= '0';
    end if;
```





# Processador Split Código 1 para testar processador



|          |                                 | Binário |      |       |  |
|----------|---------------------------------|---------|------|-------|--|
| Endorses | Linguagam da Alta Níval         | Opendo  | Reg2 | Reg2  |  |
| Endereço | Linguagem de Alto Nível         | Opcode  | Ende | ereço |  |
|          |                                 |         | Dado |       |  |
| 0        | li \$s0 2                       | 0101    | 00   | 10    |  |
| 1        | li \$s1 2                       | 0101    | 01   | 10    |  |
| 2        | if \$s0 == \$s1                 | 1001    | 00   | 01    |  |
| 3        | beq \$s0 == \$s1jump<br>linha 7 | 0110    | 01   | 11    |  |
| 4        | bne \$s0 != \$s1jump<br>linha 8 | 0111    | 10   | 00    |  |
| 5        | mult \$s0 \$s1s0 vira 4         | 0010    | 00   | 01    |  |
| 6        | jumplinha 2                     | 1000    | 00   | 10    |  |
| 7        | jump linha 5                    | 1000    | 01   | 01    |  |
| 8        | sw \$s0 00                      | 0100    | 00   | 00    |  |
| 9        | lw \$s0 00                      | 0011    | 00   | 00    |  |
| 10       | li \$s0 0                       | 0101    | 00   | 00    |  |
| 11       | li \$s1 0                       | 0101    | 01   | 00    |  |
| 12       | li \$s2 0                       | 0101    | 10   | 00    |  |
| 13       | li \$s3 0                       | 0101    | 11   | 00    |  |









### Processador Split Código 2 para testar processador



| Linguagem de Alto Nível | Binário                                                                                  |                                                                                                       |                                                                                                                                                                                                                                                                                                                                        |
|-------------------------|------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                         | Opcode                                                                                   | Reg2                                                                                                  | Reg2                                                                                                                                                                                                                                                                                                                                   |
|                         |                                                                                          | Endereço                                                                                              |                                                                                                                                                                                                                                                                                                                                        |
|                         | Dado                                                                                     |                                                                                                       |                                                                                                                                                                                                                                                                                                                                        |
| li \$s0 3               | 0000                                                                                     | 00                                                                                                    | 00                                                                                                                                                                                                                                                                                                                                     |
| add \$s0 \$s0 6         | 0101                                                                                     | 01                                                                                                    | 10                                                                                                                                                                                                                                                                                                                                     |
| li \$s1 2               | 0101                                                                                     | 01                                                                                                    | 10                                                                                                                                                                                                                                                                                                                                     |
| sub \$s0 \$s1 6 - 2     | 0001                                                                                     | 00                                                                                                    | 01                                                                                                                                                                                                                                                                                                                                     |
| sw \$s0 endereço(00)    | 0100                                                                                     | 00                                                                                                    | 00                                                                                                                                                                                                                                                                                                                                     |
| lw \$s0 endereço(00)    | 0011                                                                                     | 00                                                                                                    | 00                                                                                                                                                                                                                                                                                                                                     |
|                         | li \$s0 3<br>add \$s0 \$s0 6<br>li \$s1 2<br>sub \$s0 \$s1 6 - 2<br>sw \$s0 endereço(00) | li \$s0 3 0000 add \$s0 \$s0 6 0101 li \$s1 2 0101 sub \$s0 \$s1 6 - 2 0001 sw \$s0 endereço(00) 0100 | Linguagem de Alto Nível         Opcode         Reg2           Dado         Dado           li \$s0 3         0000         00           add \$s0 \$s0 6         0101         01           li \$s1 2         0101         01           sub \$s0 \$s1 6 - 2         0001         00           sw \$s0 endereço(00)         0100         00 |





O valor 4 do registrador \$s0 foi carregado na memória de dados

lw \$s0 endereço(00)



# Processador Split Limitações



Pelo fato de ser um processador de 8 bits só é possível realizar desvios condicionais e incondicionais entre a posição 0000 e 1111 da memória de instrução.

A instrução li só carrega valores entre 00 e 11 no registrador de destino.

As instruções load e store são feitas utilizando somente as quatro primeiras posições da memória de dados.



#### Processador Split Referências Bibliográficas



PATTERSON, D.; HENESSY, J. L. Organização e projeto de computadores: a interface hardware/software. 3ª Edição. São Paulo: Elsevier, 2005, 484 p.